点我问问题>>
首页学习资料自考资料理工类正文

全国2019年4月高等教育自学考试 计算机组成原理试题

2019-05-18 16:00:28   来源:    点击:422

全国2019年4月高等教育自学考试
计算机组成原理试题
课程代码:02318
请考生按规定用笔将所有试题的答案涂、写在答题纸上。
选择题部分
注意事项
答题前,考生务必将自己的考试课程名称姓名、准考证号用黑色字迹的签字笔或钢笔填写在答题纸规定的位置上。
2.每小题选出答案后,用2B铅笔把答题纸上对应题目的答案标号涂黑。如需改动,用橡皮擦干净后,再选涂其他答案标号。不能答在试题卷上
、单项选择题:本大题共10小题,每小题1分,共10分。在每小题列出的备选项中只有一项是最符合题目要求的,请将其选出。
1.CPU中用来存放ALU运算结果的状态信息的寄存器是
A.程序计数器
B.指令寄存器
C.通用寄存器
D.标志寄存器
在计算机内部,指令信息采用的表示形式是
A.二进制序列
B.八进制序列
C.十进制序列
D.十六进制序列
3.二进制数-1101000的8位补码表示是
A.11101000
B.10010111
C.10011000
D.10000100
4.宇符B的ASⅡ码为1000010,首位添加一位奇校验位组成8位编码,其表示为
A.01000010
B.11000010
C.10000010
5.采用寄存器间接寻址方式的操作数存放在
A.通用寄存器中
B.内存中
C.硬盘中
D.指令中
6.采用RAM方式存取信息的存储器是
A.硬盘
B.光盘
C.磁带
D.主存
7.有一个32KB的主存储器,按字节编址需要地址线
A.5条
B.10条
C.15条
D.20条
8.在中断控制方式的准备阶段,设置新屏蔽字的作用是
A.暂停外设对主存的访问
B.暂停CPU对某些中断的响应
C.暂停CPU对一切中断的响应
D.暂停CPU对主存的访问
9.在DMA控制方式下,实现主存和高速外设之间的直接数据交换时,总线控制权归
A.CPU掌控
B.主存掌控
C.程序员掌控
D.DMA控制器掌控
10.单地址指令
A.只能对单操作数进行加工处理
B.只能对双操作数进行加工处理
C.既能对单操作数,也能对双操作数进行加工处理
D.无处理双操作数的功能
非选择题部分
注意事项
用黑色字迹的签字笔或钢笔将答案写在答题纸上,不能答在试题卷上。
二、填空题:本大题共15空,每空1分,共15分。
11.根据软件的用途,一般将软件分成系统软件和
软件两大类
12.CPU和主存储器之间通过一组总线相连,总线中有地址、
三组信
号线。
13.计算机中常用的数据校验码有奇偶校验码、
14.表示一个数值数据需要确定三个要素:进位记数制
15.根据指令显式给出的地址个数,指令可分为三地址指令、二地址指令、单地址指令

指令。
16.按指令格式的复杂度来分,可分为CISC与两种类型指令系统。
17. Intel将内部异常分为三类:分别是故障、陷阱和
18.按存取方式分类,存储器分为随机存取存储器、存取存储器和
存取存
储器三类
19.IO接口是介于MO总线和之间的硬件部分。
20.ⅣO数据传送主要有三种不同的控制方式:程序直接控制、
控制和
控制。

三、名词解释题:本大题共5小题,每小题3分,共15分
21.数据通路
22.控制器
23.字长
24.寄存器间接寻址
25.指令译码器(ID)
四、简答题:本大题共4小题,每小题5分,共20分。
26.冯·诺依曼结构计算机的基本思想主要包括哪几个方面?
27.一条指令中应该显式或隐式地给出哪些信息?
28.通常一条指令的执行要经过哪些步骤?每条指令的执行步骤都一样吗?
29.SRAM芯片和DRAM芯片各有哪些特点?各自用在哪些场合?
五、计算题:本大题共3小题,第30、31小题各6分,第32小题4分,共16分。
30.假设某个频繁使用的程序P在机器M1上运行需要20s,M1的时钟频率为1GHz。
设计人员想开发一台与M1具有相同ISA的新机器M2。采用新技术可使M2的时
钟频率增加,但同时也会使CPI增加。假定P在M2上执行时的时钟周期数是在
M1上的2倍,则M2的时钟频率至少达到多少才能使程序P在M2上的运行时间
缩短为4s?
31.将十进制数120转换为IEEE754的单精度(32位)浮点数格式,要求最后格式用
十六进制数表示。注:IEEE754单精度浮点数的计数公式为(-1)5×1.f×2
E127
32.假定某同步总线在一个总线时钟周期内传送一个8字节的数据,总线时钟频率为
50MHz,则总线带宽是多少?如果总线宽度改为128位,一个时钟周期能传送两次
数据,总线时钟频率为100MHz,则总线带宽是多少?
六、综合题:本大题共2小题,每小题12分,共24分
33.某计算机字长16位,采用16位定长指令格式,部分数据通路结构如图所示。假设
MAR的输出一直处于使能状态。
(1)逻辑指令SUBR1,(R2)”在执行阶段需要多少个节拍?该指令功能为
M[R[R1]]←R[R1]-M[R[R2]]。
(2)写出执行阶段每个节拍的功能和有效控制信号

34.某计算机主存地址空间大小8MB,按字节编址。主存与 Cache之间采用直接映射
方式,块大小为1K字节。 Cache数据区大小为32KB。
(1)该 Cache共有多少行?
(2)主存地址需多少位?如何划分?要求说明每个字段的含义、位数和在主存地址
中的位置。


上一篇:全国2019年4月高等教育自学考试 操作系统概论试题
下一篇:全国2019年4月高等教育自学考试 计算机应用技术试题

2000元助金

致所有为梦想辛苦打拼的人
永远不要用你的现状去判断你的未来
也别让你配不上自己的野心,辜负了曾经的苦难与磨练
走该走的路,做该做的事
只要坚持,就能够获得意想不到的收获奇迹,还有个名字叫努力

点击报名